Вестник Южно-Уральского государственного университета. Серия «Вычислительная математика и информатика»
RUS  ENG    ЖУРНАЛЫ   ПЕРСОНАЛИИ   ОРГАНИЗАЦИИ   КОНФЕРЕНЦИИ   СЕМИНАРЫ   ВИДЕОТЕКА   ПАКЕТ AMSBIB  
Общая информация
Последний выпуск
Архив

Поиск публикаций
Поиск ссылок

RSS
Последний выпуск
Текущие выпуски
Архивные выпуски
Что такое RSS



Вестн. ЮУрГУ. Сер. Выч. матем. информ.:
Год:
Том:
Выпуск:
Страница:
Найти






Персональный вход:
Логин:
Пароль:
Запомнить пароль
Войти
Забыли пароль?
Регистрация


Вестник Южно-Уральского государственного университета. Серия «Вычислительная математика и информатика», 2017, том 6, выпуск 2, страницы 22–36
DOI: https://doi.org/10.14529/cmse170202
(Mi vyurv163)
 

Информатика, вычислительная техника и управление

Модулярно-логарифмический сопроцессор для массовых арифметических вычислений

И. П. Осинин

Саровская лаборатория имитационного моделирования (607190 Саров, ул. Маяковского, д. 42)
Список литературы:
Аннотация: Предлагаемый сопроцессор представляет собой самостоятельный сложнофункциональный (intellectual property – IP) блок системы-на-кристалле, позволяющий проводить математические вычисления над вещественными числами в уникальной модулярно-логарифмической системе счисления. Обеспечены два уровня преобразования исходных чисел: в модулярную систему счисления вместо традиционной позиционной и в логарифмическую систему счисления вместо плавающей точки. Благодаря этому сопроцессор обладает более высоким быстродействием, точностью и надежностью вычислений по сравнению с известными аналогами. Он состоит из набора одинаковых вычислительных ядер, каждое из которых выполняет однотактовые скалярные или векторные операции. В результате проведенных исследований и разработок предложены новые научные и технические решения, реализующие предложенные способы вычислений и кодирования данных. При этом преобразование кодов в модулярно-логарифмическую систему счисления и обратно не вносит значительных временных задержек при большом потоке входных данных за счет предложенных аппаратных решений, конвейеризирующих процесс интерполяции функции логарифма и преобразования кодов системы остаточных классов. Реализован прототип устройства на базе программируемой логической интегральной схемы в виде IP-блока. Целевой рынок решения – компании разработчики универсальных процессоров.
Ключевые слова: сопроцессор, реконфигурируемая архитектура, система остаточных классов, логарифмическая система счисления, высоконадежные вычисления.
Поступила в редакцию: 01.05.2017
Реферативные базы данных:
Тип публикации: Статья
УДК: 004.272.34
Образец цитирования: И. П. Осинин, “Модулярно-логарифмический сопроцессор для массовых арифметических вычислений”, Вестн. ЮУрГУ. Сер. Выч. матем. информ., 6:2 (2017), 22–36
Цитирование в формате AMSBIB
\RBibitem{Osi17}
\by И.~П.~Осинин
\paper Модулярно-логарифмический сопроцессор для массовых арифметических вычислений
\jour Вестн. ЮУрГУ. Сер. Выч. матем. информ.
\yr 2017
\vol 6
\issue 2
\pages 22--36
\mathnet{http://mi.mathnet.ru/vyurv163}
\crossref{https://doi.org/10.14529/cmse170202}
\elib{https://elibrary.ru/item.asp?id=29410447}
Образцы ссылок на эту страницу:
  • https://www.mathnet.ru/rus/vyurv163
  • https://www.mathnet.ru/rus/vyurv/v6/i2/p22
  • Citing articles in Google Scholar: Russian citations, English citations
    Related articles in Google Scholar: Russian articles, English articles
    Вестник Южно-Уральского государственного университета. Серия «Вычислительная математика и информатика»
    Статистика просмотров:
    Страница аннотации:153
    PDF полного текста:106
    Список литературы:21
     
      Обратная связь:
     Пользовательское соглашение  Регистрация посетителей портала  Логотипы © Математический институт им. В. А. Стеклова РАН, 2024