Труды института системного программирования РАН
RUS  ENG    ЖУРНАЛЫ   ПЕРСОНАЛИИ   ОРГАНИЗАЦИИ   КОНФЕРЕНЦИИ   СЕМИНАРЫ   ВИДЕОТЕКА   ПАКЕТ AMSBIB  
Общая информация
Последний выпуск
Архив

Поиск публикаций
Поиск ссылок

RSS
Последний выпуск
Текущие выпуски
Архивные выпуски
Что такое RSS



Труды ИСП РАН:
Год:
Том:
Выпуск:
Страница:
Найти






Персональный вход:
Логин:
Пароль:
Запомнить пароль
Войти
Забыли пароль?
Регистрация


Труды института системного программирования РАН, 2018, том 30, выпуск 3, страницы 183–194
DOI: https://doi.org/10.15514/ISPRAS-2018-30(3)-13
(Mi tisp333)
 

Construction of validation modules based on reference functional models in a standalone verification of communication subsystem
[Построение модулей проверки на основе эталонных функциональных моделей при автономной верификации подсистемы связи]

D. A. Lebedev, I. A. Stotland

MCST
Список литературы:
Аннотация: В статье предложены подходы к функциональной верификации контроллеров сопряжения интерфейсов в составе микропроцессоров на основе разработки многоуровневых тестовых-систем по методологии UVM. В современных микропроцессорных системах существует множество контроллеров, работающих с собственными типами данных. Контроллеры сопряжения интерфейсов учувствуют в передаче и преобразовании данных между блоками микропроцессора. Такое преобразование должно осуществляться быстро и без повреждения данных для корректного функционирования всей системы. Контроллеры сопряжения интерфейсов могут выполнять дополнительные функции, такие как передача значений копий системных регистров, преобразование адресов и другие. В статье дан краткий обзор средств верификации и преимуществ применения автономной имитационной верификации для проверки корректности контроллеров сопряжения интерфейсов в составе подсистем связи. Представлены подходы к построению автономной верификационной тестовой системы на основе методологии UVM с модулем проверки, реализованным во внешней функциональной эталонной модели. Так же предложены методы проверки корректности подсистем связи: проверка контроллеров, работающих с несколькими синхросигналами при помощи параметризованного генератора синхросигналов, поддержка механизмов обмена кредитами. Представленные подходы использованы для верификации подсистемы связи - Host-Bridge - восьмиядерного микропроцессора с архитектурой Sparc V9, разработанного компанией АО «МЦСТ». В статье описаны проблемы, обнаруженные в процессе разработки тестовой системы и способы их разрешения. Представлены результаты использования рассмотренных решений для верификации контроллеров подсистем связи и дальнейший план совершенствования тестовой системы.
Ключевые слова: тестовая система, контроллер сопряжения интерфейсов, функциональная верификация, Universal Verification Methodology (UVM), эталонная модель.
Реферативные базы данных:
Тип публикации: Статья
Язык публикации: английский
Образец цитирования: D. A. Lebedev, I. A. Stotland, “Construction of validation modules based on reference functional models in a standalone verification of communication subsystem”, Труды ИСП РАН, 30:3 (2018), 183–194
Цитирование в формате AMSBIB
\RBibitem{LebSto18}
\by D.~A.~Lebedev, I.~A.~Stotland
\paper Construction of validation modules based on reference functional models in a standalone verification of communication subsystem
\jour Труды ИСП РАН
\yr 2018
\vol 30
\issue 3
\pages 183--194
\mathnet{http://mi.mathnet.ru/tisp333}
\crossref{https://doi.org/10.15514/ISPRAS-2018-30(3)-13}
\elib{https://elibrary.ru/item.asp?id=32663708}
Образцы ссылок на эту страницу:
  • https://www.mathnet.ru/rus/tisp333
  • https://www.mathnet.ru/rus/tisp/v30/i3/p183
  • Citing articles in Google Scholar: Russian citations, English citations
    Related articles in Google Scholar: Russian articles, English articles
    Труды института системного программирования РАН
    Статистика просмотров:
    Страница аннотации:113
    PDF полного текста:79
    Список литературы:15
     
      Обратная связь:
     Пользовательское соглашение  Регистрация посетителей портала  Логотипы © Математический институт им. В. А. Стеклова РАН, 2024