Физика и техника полупроводников
RUS  ENG    ЖУРНАЛЫ   ПЕРСОНАЛИИ   ОРГАНИЗАЦИИ   КОНФЕРЕНЦИИ   СЕМИНАРЫ   ВИДЕОТЕКА   ПАКЕТ AMSBIB  
Общая информация
Последний выпуск
Архив
Правила для авторов

Поиск публикаций
Поиск ссылок

RSS
Последний выпуск
Текущие выпуски
Архивные выпуски
Что такое RSS



Физика и техника полупроводников:
Год:
Том:
Выпуск:
Страница:
Найти






Персональный вход:
Логин:
Пароль:
Запомнить пароль
Войти
Забыли пароль?
Регистрация


Физика и техника полупроводников, 2021, том 55, выпуск 5, страница 442 (Mi phts6606)  

Эта публикация цитируется в 1 научной статье (всего в 1 статье)

Поверхность, границы раздела, тонкие пленки

Bulk Fin-FET strategy at distinct nanometer regime for measurement of short-channel effects

S. M. Jagtapa, V. J. Gondb

a E and TC Department, MVPS’s KBT College of Engineering, Nashik, India
b E and TC Department, MET’s Trust Bhujbal Knowledge City College of Engineering, Nashik, India
Аннотация: The planar structure of MOSFET invites uncertainties that can’t reduce the short-channel effects (SCE) like drain-induced barrier lowering (DIBL), punch through, and sub-threshold slope (SS). Fin-FET technology can be a better choice. It is a technology that uses more than one gate, called multiple gate devices, which is an improved technology option for further shrinking the size of the planar MOSFET. In this work, we inspect possibilities of gate-length and fin-thickness scaling in triple-gate single Fin-FET device design to solve the problem of SCE and progress the performance of the nanoscale device. The electrical characteristic parameters of the nanoscale device like threshold voltage, SS, DIBL, and leakage current are evaluated from DC characteristics (transfer and output) by proposed design. The findings offer the drain-induced barrier lowering, threshold voltage, and leakage current by calculation. From the simulation results, we observe lowering of DIBL, SS, and leakage current, whereas threshold voltages rise. A triple-gate N-Fin-FET is designed with different fin thickness and gate length in scaling with 14, 10, and 7 nm, and the effects are observed on the improved performance of the device. 3D Single Fin-FET structure is designed successfully, and we plot the current–voltage I–V output and transfer characteristics.
Ключевые слова: SCE, modeling, BSIM-CMG, ITRS, DIBL, threshold voltage.
Поступила в редакцию: 05.10.2020
Исправленный вариант: 05.10.2020
Принята в печать: 29.10.2020
Англоязычная версия:
Semiconductors, 2021, Volume 55, Issue 5, Pages 504–510
DOI: https://doi.org/10.1134/S1063782621050080
Тип публикации: Статья
Язык публикации: английский
Образец цитирования: S. M. Jagtap, V. J. Gond, “Bulk Fin-FET strategy at distinct nanometer regime for measurement of short-channel effects”, Физика и техника полупроводников, 55:5 (2021), 442; Semiconductors, 55:5 (2021), 504–510
Цитирование в формате AMSBIB
\RBibitem{JagGon21}
\by S.~M.~Jagtap, V.~J.~Gond
\paper Bulk Fin-FET strategy at distinct nanometer regime for measurement of short-channel effects
\jour Физика и техника полупроводников
\yr 2021
\vol 55
\issue 5
\pages 442
\mathnet{http://mi.mathnet.ru/phts6606}
\transl
\jour Semiconductors
\yr 2021
\vol 55
\issue 5
\pages 504--510
\crossref{https://doi.org/10.1134/S1063782621050080}
Образцы ссылок на эту страницу:
  • https://www.mathnet.ru/rus/phts6606
  • https://www.mathnet.ru/rus/phts/v55/i5/p442
  • Эта публикация цитируется в следующих 1 статьяx:
    Citing articles in Google Scholar: Russian citations, English citations
    Related articles in Google Scholar: Russian articles, English articles
    Физика и техника полупроводников Физика и техника полупроводников
    Статистика просмотров:
    Страница аннотации:41
    PDF полного текста:13
     
      Обратная связь:
     Пользовательское соглашение  Регистрация посетителей портала  Логотипы © Математический институт им. В. А. Стеклова РАН, 2024