|
Автоматика и телемеханика, 1996, выпуск 4, страницы 172–184
(Mi at3197)
|
|
|
|
Вычислительная техника в управлении
Моделирование стратегий доступа с обратной связью к общей памяти многопроцессорных систем
Л. Б. Богуславскийa, А. И. Ляховa, К. С. Шевчикb a Институт проблем управления РАН, г. Москва
b Университет Торонто, Канада
Аннотация:
Рассматривается многопроцессорная иерархическая архитектура, в которой станции, образуемые процессорными модулями, связанными общей шиной, в свою очередь, соединяются посредством системы колец. Для доступа процессора к удаленному модулю памяти (МП) процессор передает свой запрос по системе связи. Если требуемый МП оказывается занят, этот запрос отвергается и, таким образом, время работы системы связи оказывается потраченным зря.
С целью снижения этих потерь времени работы общей шины в многопроцессорной станции в статье предлагаются и моделируются стратегии с обратной связью для управления доступом к общей памяти. Используя аппарат теории очередей и метод анализа равновесного состояния, для обобщенной стратегии с обратной связью разрабатываются приближенная модель и метод ее анализа, основанные на реалистичных допущениях и позволяющие оценивать эффективность этой обобщенной стратегии с минимальными вычислительными затратами.
Поступила в редакцию: 05.04.1995
Образец цитирования:
Л. Б. Богуславский, А. И. Ляхов, К. С. Шевчик, “Моделирование стратегий доступа с обратной связью к общей памяти многопроцессорных систем”, Автомат. и телемех., 1996, № 4, 172–184; Autom. Remote Control, 57:4 (1996), 601–610
Образцы ссылок на эту страницу:
https://www.mathnet.ru/rus/at3197 https://www.mathnet.ru/rus/at/y1996/i4/p172
|
Статистика просмотров: |
Страница аннотации: | 250 | PDF полного текста: | 77 | Первая страница: | 2 |
|