Персоналии
RUS  ENG    ЖУРНАЛЫ   ПЕРСОНАЛИИ   ОРГАНИЗАЦИИ   КОНФЕРЕНЦИИ   СЕМИНАРЫ   ВИДЕОТЕКА   ПАКЕТ AMSBIB  
 
Соловьев Валерий Васильевич


Статистика просмотров:
Эта страница:160
Соловьев Валерий Васильевич
профессор
доктор технических наук (2003)
Специальность ВАК: 05.13.11 (математическое и программное обеспечение вычислительных машин, комплексов и компьютерных сетей)
Дата рождения: 7.07.1956
Ключевые слова: методы проектирования, синтез, оптимизация, конечные автоматы, комбинационные схемы, стандартные функциональные блоки, структурные модели конечных автоматов, методы энергосберегающего проектирования, программируемые логические интегральные схемы, Verilog, VHDL, микроконтроллеры, встраиваемые системы, быстродействующие цифровые системы.
Коды УДК: 004.312.4

Основные темы научной работы

методы проектирования интегральных схем и систем; синтез конечных автоматов, комбинационных схем, стандартных функциональных блоков; структурные модели конечных автоматов, методы энергосберегающего проектирования, архитектуры программируемых логических интегральных схем; языки описания аппаратуры Verilog и VHDL; микроконтроллеры; встраиваемые системы; быстродействующие цифровые системы.

Научная биография:

Соловьев В.В. окончил факультет прикладной математики Белорусского государственного университета в 1978 г. Диссертации на соискание кандидата и доктора технических наук защитил в Белорусском государственном университете информатики и радиоэлектроники в 1986 и 2003 гг. соответственно. Он является профессором Факультета Информатики Белостокского Технологического Университета, Белосток, Польша, а также профессором Белорусской государственной акакдемии связи, Минск, Беларусь. Он является автором монографии Проектирование цифровых систем на основе программируемых логических интегральных схем. - Москва: Горячая линия - Телеком, 2001. - 636 с., 10 других книг и свыше 200 научных статей.

   
Основные публикации:
  1. Соловьев В.В., “Минимизация конечных автоматов Мили путем использования значений выходных переменных для кодирования внутренних состояний”, Известия Российской академии наук. Теория и системы управления, 2017, № 1, 89-97
  2. Соловьев В.В., “Проектирование на программируемых логических интегральных схемах быстрых компараторов большой разрядности”, Проблемы разработки перспективных микро- и наноэлектронных систем, т. I, ИППМ РАН, М., 2016, 24-31
  3. Salauyou V., “Synthesis of high-speed finite state machines in FPGAs by state splitting”, Proc. of the 15th IFIP TC8 International Conf. Computer Information Systems and Industrial Management, CISIM 2016, (Vilnius, Lithuania, September 14-16, 2016), Springer, 2016, 741-751
  4. Соловьев В.В., Архитектуры ПЛИС фирмы Xilinx: CPLD и FPGA 7-й серии, Горячая линия – Телеком, М., 2016
  5. Соловьев В.В., Проектирование цифровых систем на основе программируемых логических интегральных схем, Горячая линия – Телеком, М., 2001

https://www.mathnet.ru/rus/person136256
Список публикаций на Google Scholar
Список публикаций на ZentralBlatt

Организации
 
  Обратная связь:
 Пользовательское соглашение  Регистрация посетителей портала  Логотипы © Математический институт им. В. А. Стеклова РАН, 2024